2015/3/24 16:55:42
在数字系统中使用最多的时序电路是计数器。计数器不仅能用于对时钟脉冲进行计数还可以用于分频、定时,产生节拍脉冲和脉冲序列以及进行数字运算等。
图5.2.5 三位同步二进制加/减计数器
图5.2.6 8421BCD同步十进制加法计数器
表5.2.3 同步十进制加法计数器的状态表
图5.2.7 图5.2.6电路的状态转换图
图5.2.9 同步十进制减法计数器
(a)五进制 (b)七进制 (c)十一进制图5.2.10 同步N进制计数器 0时钟信号CP.当然是要记录的计数输入脉冲。
图5.2.11 下降沿动作的异步二进制加法计数器0、Q1、Q2的工作波形,如图5.2.12所示,即在计数输入脉冲CP的下降的触发下,触发器FF0的输出Q0要翻转。0变为1或1变为0。由于CP1取自Q0,所以在Q0的下降沿触发下,FF1的输出Q1要翻转。同理,由于CP2=Q1,所以在Q1的下降沿触发下,FF2的输出Q2要翻转。
0直接由外来计数脉冲CP触发外,其余触发器的时钟脉冲就是相
图5.2.16 图5.2.15的时序图